SK하이닉스, 10나노급 이하 D램 미래 기술 로드맵 공개

반도체ㆍ디스플레이입력 :2025-06-10 10:02:56    수정: 2025-06-10 12:24:20

SK하이닉스가 일본 교토에서 8일부터 12일까지 진행되는 'IEEE VLSI 심포지엄 2025'을 열고 향후 회사의 30년을 이끌 차세대 D램 기술 로드맵을 공식 발표했다고 10일 밝혔다.

IEEE VLSI 심포지엄은 반도체 회로 및 공정 기술 분야에서 세계 최고 권위를 인정받는 학술대회다. 매년 미국과 일본에서 번갈아 개최되며 차세대 반도체, AI 칩, 메모리, 패키징 등 최첨단 연구 성과가 발표된다.

(사진=SK하이닉스)

차선용 SK하이닉스 미래기술연구원장(CTO)은 10일 행사 3일차 기조연설에서 ‘지속가능한 미래를 위한 D램 기술의 혁신 주도(Driving Innovation in DRAM Technology: Towards a Sustainable Future)’를 주제로 발표를 진행했다.

차 CTO는 "현재 테크 플랫폼을 적용한 미세 공정은 점차 성능과 용량을 개선하기 어려운 국면에 접어들고 있다"며 "이를 극복하기 위해 10나노 이하에서 구조와 소재, 구성 요소의 혁신을 바탕으로 4F 스퀘어 VG(수직 게이트) 플랫폼과 3D D램 기술을 준비해 기술적 한계를 돌파하겠다"고 밝혔다.

4F 스퀘어 VG 플랫폼은 D램의 셀 면적을 최소화하고, 수직 게이트(Gate) 구조를 통해 고집적·고속·저전력 D램 구현을 가능하게 하는 차세대 메모리 기술이다. 기존 D램은 단일 셀의 면적이 6F(2F x 3F)였으나, 4F(2F x 2F)는 이보다 작은 면적으로 집적도 향상에 유리하다.

VG는 D램에서 트랜지스터의 스위치 역할을 하는 게이트(Gate)를 수직으로 세우고 그 주위를 채널이 감싸고 있는 구조다. 기존에는 게이트가 채널 위에 수평으로 눕혀져 있는 평면구조였다.

차 CTO는 4F 스퀘어 VG와 함께 3D D램도 차세대 D램 기술의 핵심 축으로 제시했다. 3D D램은 셀 자체를 수직으로 적층하는 기술이다. 업계에서는 이 기술의 제조 비용이 적층 수에 비례해 증가할 수 있다는 관측이 있지만, SK하이닉스는 기술 혁신을 통해 이를 극복하고 경쟁력을 확보하겠다는 방침이다.

또한 회사는 핵심 소재와 D램 구성 요소 전반에 대한 기술 고도화를 추진해 새로운 성장 동력을 확보하고, 이를 통해 향후 30년간 D램 기술 진화를 지속할 수 있는 기반을 구축하겠다는 계획도 공개했다.

김홍일 방통위원장

관련기사